利用FPGA解決TMS320C54x與SDRAM的接口問題

時(shí)間:2023-05-01 12:15:41 電子通信論文 我要投稿
  • 相關(guān)推薦

利用FPGA解決TMS320C54x與SDRAM的接口問題

摘要:介紹了如何利用FPGA設(shè)計(jì)TMS320C54x系列芯片與TMS62812A SDRAM之間的接口。這種接口方法適合于需要外擴(kuò)大容量存儲器的應(yīng)用場合。    關(guān)鍵詞:FPGA TMS320C54x SDRM 接口在DSP應(yīng)用系統(tǒng)中,需要大量外擴(kuò)存儲器的情況經(jīng)常遇到。例如,在數(shù)碼相機(jī)和攝像機(jī)中,為了將現(xiàn)場拍攝的諸多圖片或圖像暫存下來,需要將DSP處理后的數(shù)據(jù)轉(zhuǎn)移到外存中以備后用。從目前的存儲器市場看,SDRAM由于其性能價(jià)格比的優(yōu)勢,而被DSP開發(fā)者所青睞。DSP與SDRAM直接接口是不可能的。FPGA(現(xiàn)場可編程門陣列)由于其具有使用靈活、執(zhí)行速度快、開發(fā)工具豐富的特點(diǎn)而越來越多地出現(xiàn)在現(xiàn)場電路設(shè)計(jì)中。本文用FPGA作為接口芯片,提供控制信號和定時(shí)信號,來實(shí)現(xiàn)DSP到SDRAM的數(shù)據(jù)存取。1 SDRAM介紹本文采用的SDRAM為TMS626812A,圖1為其功能框圖。它內(nèi)部分為兩條,每條1M字節(jié),數(shù)據(jù)寬度為8位,故存儲總?cè)萘繛?M字節(jié)。所有輸入和輸出操作都是在時(shí)鐘CLK上升沿的作用下進(jìn)行的,刷新時(shí)鐘交替刷新內(nèi)部的兩條RAM。TMS626812A主要有六條控制命令,它們是:條激尖/行地址入口、列地址入口/寫操作、列地址入口/讀操作、條無效、自動(dòng)刷新、自動(dòng)刷新。SDRAM與TMS320C54x接口中用到的命令主要有:MRS、DEAC、ACTV、WRT-P、READ-P和REFR。這里,設(shè)計(jì)目的就是產(chǎn)生控制信號來滿足這些命令的時(shí)序要求。關(guān)于TMS626812A的具體說明可以查看其數(shù)據(jù)手冊。

2 SDRAM與TMS320C54x之間的通用接口圖2是DSP與SDRAM的通用接口框圖,圖中DSP I/F代表TMS320C54x端接口單元,SDRAM CNTL代表SDRAM端接口控制單元。SDRAM被設(shè)置成一次性讀寫128個(gè)字節(jié),而DSP一次只讀寫一個(gè)字節(jié),因而建立了兩個(gè)緩沖區(qū)B0、B1來緩存和中轉(zhuǎn)數(shù)據(jù)。B0、B1大小都為128字節(jié),而且映射到DSP中的同一地址空間。盡管B0、B1對應(yīng)于同一地址空間,但對兩個(gè)緩沖區(qū)不能在同一時(shí)刻進(jìn)行合法訪問。實(shí)際上,當(dāng)B0被DSP訪問時(shí),B1就被SDRAM訪問,反之也成立。若DSP向B1寫數(shù)據(jù),SDRAM就從B0讀數(shù)據(jù);而當(dāng)SDRAM的數(shù)據(jù)寫到B0中時(shí),DSP就從B1讀數(shù)據(jù)。兩者同時(shí)從同一緩沖區(qū)讀或?qū)懚紝⒓ぐl(fā)錯(cuò)誤。上邊所述的數(shù)據(jù)轉(zhuǎn)移方式有兩種好處:一是加速了TMS320C54x的訪問速度,二是解決了二者之間的時(shí)鐘不同步問題。

3 FPGA中的硬件設(shè)計(jì)TMS320C54x為外部存儲器的擴(kuò)展提供了下列信號:CLK、CS、AO~A15、D0~D15、RW、MATRB、ISTRB、IS,而SDRAM接收下列信號:CLK、CKE、CS、CQM、W、RAS、CAS、A0~A11。由于兩端控制信號不同,需要在DSP與SDRAM之間加上控制邏輯,以便將從DSP過來的信號解釋成SDRAM能夠接收的信號,圖3是用FPGA設(shè)計(jì)的頂層硬件接口圖。圖中主要由三個(gè)模塊:DSP-IQ、DMA-BUF和SD-CMD。其中DSP-IO是DSP端的接口,用來解碼TMS320C54x發(fā)送的SDRAM地址和命令。DMA-BUF代表緩沖區(qū)BO、B1。SD_CMD模塊用來產(chǎn)生SDRAM訪問所需的各種信號。DSP_IO模塊又包括IO_DMA、DSP_BUF和DSP_READ。IO_DMA產(chǎn)生SDRAM的命令信號,即圖3中的DSP_RDY、DSP_SD_RW、DSP_SD_BANK_SW、DSP_SD_ADDR[20..0]、DSP_SD_ADDR_RESET、DSP_SD_START。DSP_BUF產(chǎn)生訪問B0、B1的地址、數(shù)據(jù)和控制信號,圖3中指DSP_SD_BUFCLKI、DSP_SD_BUFCLKO、DSP_SD_

[1] [2] 

【利用FPGA解決TMS320C54x與SDRAM的接口問題】相關(guān)文章:

利用FPGA實(shí)現(xiàn)MMC2107與SDRAM接口設(shè)計(jì)論文12-02

《利用輔助線解決問題》教案04-25

水資源可持續(xù)利用亟待解決的問題04-28

甘肅省能源利用存在的問題及解決對策04-30

剪下鞋子上常見的物品,可以解決電源接口松動(dòng)的問題05-01

利用數(shù)據(jù)融合來解決目標(biāo)識別問題04-28

如何利用環(huán)境經(jīng)濟(jì)學(xué)來解決環(huán)境問題04-29

基于FPGA的嵌入式系統(tǒng)FLASH接口設(shè)計(jì)與實(shí)現(xiàn)05-02

求和問題的解決04-30

利用灰區(qū)間解決費(fèi)用函數(shù)線性化區(qū)間劃分問題04-25