嵌入式系統(tǒng)設計方法的演化—從單片機到單片系統(tǒng)

時間:2023-05-01 08:52:24 計算機論文 我要投稿
  • 相關(guān)推薦

嵌入式系統(tǒng)設計方法的演化—從單片機到單片系統(tǒng)

摘要:在介紹嵌入式系統(tǒng)設計方法變化背景的基礎上,綜述嵌入式系統(tǒng)設計方法的不同層次,從單片 機應用到單片系統(tǒng)設計的演化,并提出了發(fā)展戰(zhàn)略。

    關(guān)鍵詞:嵌入式系統(tǒng) 設計 單片系統(tǒng)(SOC) 硬件描述語言(HDL) IP內(nèi)核

一、嵌入式系統(tǒng)設計方法變化的背景

嵌入式系統(tǒng)設計方法的演化總的來說是因為應用需求的牽引和IT技術(shù)的推動。

1.隨著微電子技術(shù)的不斷創(chuàng)新和發(fā)展,大規(guī)模集成電路的集成度和工藝水平不斷提高。硅材料與人類智慧的結(jié)合,生產(chǎn)出大批量的低成本、高可靠性和高精度的微電子結(jié)構(gòu)模塊,推動了一個全新的技術(shù)領域和產(chǎn)業(yè)的發(fā)展。在此基礎上發(fā)展起來的器件可編程思想和微處理(器)技術(shù)可以用軟件來改變和實現(xiàn)硬件的功能。微處理器和各種可編程大規(guī)模集成專用電路、半定制器件的大量應用,開創(chuàng)了一個嶄新的應用世界,以至廣泛影響著并在逐步改變著人類的生產(chǎn)、生活和學習等社會活動。

2.計算機硬件平臺性能的大幅度提高,使很多復雜算法和方便使用的界面得以實現(xiàn),大大提高了工作效率,給復雜嵌入式系統(tǒng)輔助設計提供了物理基礎。

3.高性能的EDA綜合開發(fā)工具(平臺)得到長足發(fā)展,而且其自動化和智能化程度不斷提高,為復雜的嵌入式系統(tǒng)設計提供了不同用途和不同級別集編輯、布局、布線、編譯、綜合、模擬、測試、驗證和器件編程等一體化的易于學習和方便使用的開發(fā)集成環(huán)境。

4.硬件描述語言HDL(Hardware Description Language)的發(fā)展為復雜電子系統(tǒng)設計提供了建立各種硬件模型的工作媒介。它的描述能力和抽象能力強,給硬件電路,特別是半定制大規(guī)模集成電路設計帶來了重大的變革。目前,用得較多的有已成為IEEE為 STD1076標準的VHDL、IEEE STD 1364標準的Verilog HDL和Altera公司企業(yè)標準的AHDL等。

由于HDL的發(fā)展和標準化,世界上出現(xiàn)了一批利用HDL進行各種集成電路功能模塊專業(yè)設計的公司。其任務是按常用或?qū)S霉δ,用HDL來描述集成電路的功能和結(jié)構(gòu),并經(jīng)過不同級別的驗證形成不同級別的IP內(nèi)核模塊,供芯片設計人員裝配或集成選用。

IP(Intellectual Property)內(nèi)核模塊是一種預先設計好的甚至已經(jīng)過驗證的具有某種確定功能的集成電路、器件或部件。它有幾種不同形式。IP內(nèi)核模塊有行為(behavior)、結(jié)構(gòu)(structure)和物理(physical)3級不同程度的設計,對應有主要描述功能行為的“軟IP內(nèi)核(soft IP core)”、完成結(jié)構(gòu)描述的“固IP內(nèi)核(firm IP core)”和基于物理描述并經(jīng)過工藝驗證的“硬IP內(nèi)核(hard IP core)”3個層次。這相當于集成電路(器件或部件)的毛坯、半成品和成品的設計技術(shù)。

[1] [2] [3] [4] [5] 

【嵌入式系統(tǒng)設計方法的演化—從單片機到單片系統(tǒng)】相關(guān)文章:

單片機嵌入式系統(tǒng)程序引導裝入設計04-30

彈載嵌入式系統(tǒng)設計技術(shù)05-01

嵌入式船舶電站監(jiān)測系統(tǒng)的設計04-28

從均衡到演化:經(jīng)濟分析方法演進的一條道路04-29

嵌入式GPS羅經(jīng)的人機系統(tǒng)設計05-02

論可持續(xù)發(fā)展系統(tǒng)的演化--從原始文明到生態(tài)文明的系統(tǒng)學思考05-02

嵌入式系統(tǒng)報告10-18

嵌入式水位雨量數(shù)據(jù)采集系統(tǒng)設計與實現(xiàn)04-29

基于嵌入式列車油量遠程監(jiān)控系統(tǒng)設計04-28

嵌入式移動智能抓拍系統(tǒng)硬件設計研究04-30